Use este identificador para citar ou linkar para este item: https://repositorio.ufpa.br/jspui/handle/2011/8009
Registro completo de metadados
Campo DCValorIdioma
dc.creatorCASTRO, Anderson de Oliveira-
dc.date.accessioned2017-03-27T14:05:51Z-
dc.date.available2017-03-27T14:05:51Z-
dc.date.issued2015-10-30-
dc.identifier.citationCASTRO, Anderson de Oliveira. Otimização do processo de montagem de componentes eletrônicos de superfície utilizando ferramenta multicritério. Orientador: Ubiratan Holanda Bezerra. 2015. 131 f. Dissertação (Mestrado em Engenharia Elétrica) - Instituto de Tecnologia, Universidade Federal do Pará, Belém. 2015. Disponível em: http://repositorio.ufpa.br/jspui/handle/2011/8009. Acesso em:.pt_BR
dc.identifier.urihttp://repositorio.ufpa.br/jspui/handle/2011/8009-
dc.description.abstractThe optimization problems of industrial process attracted many researches since the early 90's of the last century. The production volume increase, market competition increase and technological advances pushed the industries to seek for low cost and quick implementation solutions. One of the processes that became the core reason for increasing the sales volumes was the surface mount technology composed by printing, automated chip mounting and reflow oven which replaced the through hole technology. This research formulated a new point of view for optimization of modular chip mounters based on the already known feeder assignment problem and assembly head motion problem applying the global optimization using the non sorting dominance genetic algorithm the NSGAII in regard of the total cycle time reduction. The modeling of the fitness functions was presented and the multi criteria optimization tool was described using the machine functions and constraints. The same method could be applied to describe other type of machines to support future research.pt_BR
dc.description.provenanceSubmitted by camilla martins (camillasmmartins@gmail.com) on 2017-03-24T17:29:48Z No. of bitstreams: 2 license_rdf: 0 bytes, checksum: d41d8cd98f00b204e9800998ecf8427e (MD5) Dissertacao_OtimizacaoProcessoMontagem.pdf: 2793059 bytes, checksum: d75a653cec95f595135cd53d415134e2 (MD5)en
dc.description.provenanceApproved for entry into archive by Edisangela Bastos (edisangela@ufpa.br) on 2017-03-27T14:05:51Z (GMT) No. of bitstreams: 2 license_rdf: 0 bytes, checksum: d41d8cd98f00b204e9800998ecf8427e (MD5) Dissertacao_OtimizacaoProcessoMontagem.pdf: 2793059 bytes, checksum: d75a653cec95f595135cd53d415134e2 (MD5)en
dc.description.provenanceMade available in DSpace on 2017-03-27T14:05:51Z (GMT). No. of bitstreams: 2 license_rdf: 0 bytes, checksum: d41d8cd98f00b204e9800998ecf8427e (MD5) Dissertacao_OtimizacaoProcessoMontagem.pdf: 2793059 bytes, checksum: d75a653cec95f595135cd53d415134e2 (MD5) Previous issue date: 2015-10-30en
dc.languageporpt_BR
dc.publisherUniversidade Federal do Parápt_BR
dc.rightsAcesso Abertopt_BR
dc.subjectOtimização multicritériopt_BR
dc.subjectMontadora de chipspt_BR
dc.subjectAlgoritmo genético dominantept_BR
dc.subjectFunção objetivopt_BR
dc.subjectMulticriteria optimizationen
dc.subjectChip mounteren
dc.subjectNonsorting genetic algorithmen
dc.subjectObjective-functionen
dc.titleOtimização do processo de montagem de componentes eletrônicos de superfície utilizando ferramenta multicritériopt_BR
dc.typeDissertaçãopt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentInstituto de Tecnologiapt_BR
dc.publisher.initialsUFPApt_BR
dc.subject.cnpqCNPQ::ENGENHARIAS::ENGENHARIA ELETRICA::ELETRONICA INDUSTRIAL, SISTEMAS E CONTROLES ELETRONICOS::AUTOMACAO ELETRONICA DE PROCESSOS ELETRICOS E INDUSTRIAISpt_BR
dc.contributor.advisor1BEZERRA, Ubiratan Holanda-
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/6542769654042813pt_BR
dc.contributor.advisor-co1LEITE, Jandecy Cabral-
dc.contributor.advisor-co1Latteshttp://lattes.cnpq.br/8299626651681733pt_BR
dc.creator.Latteshttp://lattes.cnpq.br/8324781941700992pt_BR
dc.description.resumoOs problemas de otimização de processos industriais atraíram muitas pesquisas no início dos anos 90 do século passado. O aumento do volume de produção, o aumento da competitividade do mercado e os avanços tecnológicos pressionaram as indústrias a buscar soluções de baixo custo e implementação rápida. Um dos processos que se tornou a razão principal para o aumento do volume de vendas foi o processo de montagem de placas de circuito impresso, cuja tecnologia de montagem em superfície composta por máquinas de serigrafia, montadoras de chips automatizadas e fornos de refusão representou um avanço, pois substituiu o processo anterior que empregava a tecnologia através de furos. Esta pesquisa formulou um novo ponto de vista para otimização de montadoras modulares de chip baseada no conhecido problema de arranjo de alimentadores e no problema de movimentação da cabeça de montagem aplicando de forma global um Algoritmo Genético de Multicritério Não Dominante (NSGA-II) cujo objetivo foi a redução do tempo total do ciclo de montagem. A modelagem das funções de aptidão foi apresentada e a ferramenta de otimização multicritério foi descrita utilizando as funções da máquina e suas respectivas restrições. O mesmo método poderia ser aplicado para descrever outros tipos de máquinas para auxiliar pesquisas futuras.pt_BR
dc.publisher.programPrograma de Pós-Graduação em Engenharia Elétricapt_BR
Aparece nas coleções:Dissertações em Engenharia Elétrica (Mestrado) - PPGEE/ITEC

Arquivos associados a este item:
Arquivo Descrição TamanhoFormato 
Dissertacao_OtimizacaoProcessoMontagem.pdf2,73 MBAdobe PDFVisualizar/Abrir


Este item está licenciado sob uma Licença Creative Commons Creative Commons